Zusammenfassung
Beim Entwurf von Rechensystemen setzt sich der Trend zum Einsatz anwendungsspezifischer integrierter Schaltungen (ASICs) durch. Handelt es sich bei diesen um Prozessoren, findet mehr und mehr der RISC-Entwurfsstil Anwendung, der einen für das jeweilige Anwendungsgebiet maßgeschneiderten, möglichst einfachen Befehlssatz nahelegt.
Um die Entwurfskosten für RISC-Prozessoren niedrig zu halten, müssen geeignete Methoden und Werkzeuge für einen schnellen und sicheren Entwurf zur Verfügung stehen. Für die Umsetzung einer strukturorientierten Beschreibung, z.B. eines Logikplans, in die Fertigungs- und Testunterlagen ist dies schon der Fall. Für den Entwurf von Prozessorstrukturen aus einer möglichst abstrakten, verhaltensorientierten Beschreibung heraus fehlen solche Methoden und Werkzeuge noch weitgehend.
Um diesen Mangel zu beseitigen, entwickeln wir eine flexible Architekturentwurfsumgebung, die zunächst auf den Entwurf RISC-ähnlicher Prozessorchips zugeschnitten ist, später jedoch auch andere Typen von ASICs unterstützen soll. Im vorliegenden Beitrag wird der Aufbau dieser Architekturentwurfsumgebung beschrieben.
This is a preview of subscription content, log in via an institution.
Buying options
Tax calculation will be finalised at checkout
Purchases are for personal use only
Learn about institutional subscriptionsPreview
Unable to display preview. Download preview PDF.
Literatur
Aho, A.V.; Sethi, R.; Ullman, J.D.; Compilers — Principles, Techniques, and Tools, Addison-Wesley, 1986.
Endriß, H.; Klein-Heßling, G.; Lawitzky, G.; Schallenberger, B.: Fast Evaluation of Design Alternatives — A New Approach for Exploratory Chip Design, North Holland, Vol. 21, 1987.
Sandweg, G.: Regelmäßige Strukturen für Prozessorbausteine Gl — 14. Jahrestagung, Springer — Verlag, 1984, pp. 376–390.
Sandweg, G.; Séquin, C.H.: Entwurfsautomatisierung bei höchstintegrierten Schaltungen, Informatik-Spektrum 9, 1986, pp. 247–252.
Steele, G.L.: Common Lisp, Digital Press, 1984.
Trickey, H.: Flamel: A High-Level Hardware Compiler, IEEE Trans. Computer-Aided Design, vol. CAD-6, no. 2, 1987.
Author information
Authors and Affiliations
Editor information
Editors and Affiliations
Rights and permissions
Copyright information
© 1988 Springer-Verlag Berlin Heidelberg
About this paper
Cite this paper
Bergsträsser, T., Geßner, J., Hafner, K., Wallstab, S. (1988). Eine flexible Entwurfsumgebung für RISC-ähnliche Prozessorarchitekturen. In: Kastens, U., Rammig, F.J. (eds) Architektur und Betrieb von Rechensystemen. Informatik-Fachberichte, vol 168. Springer, Berlin, Heidelberg. https://doi.org/10.1007/978-3-642-73451-9_14
Download citation
DOI: https://doi.org/10.1007/978-3-642-73451-9_14
Publisher Name: Springer, Berlin, Heidelberg
Print ISBN: 978-3-540-18994-7
Online ISBN: 978-3-642-73451-9
eBook Packages: Springer Book Archive