Zusammenfassung
Mit dem Fortschreiten der technischen Möglichkeiten beim Entwurf von integrierten Schaltungen gehen die steigenden Anforderungen an die auf einem Chip zu realisierenden Funktionen einher. Mit den neuen sub-µ Techniken ist es möglich, Strukturbreiten von weniger als 1µm zu produzieren. Dies erlaubt, Hunderttausende von Transistoren auf einem Chip von lcm2 Größe zu integrieren und somit komplexe Aufgaben auf einem Chip zu realisieren, die bisher den Leiterplatten vorbehalten waren. Diese Integration ist aus vielen Gründen, von denen wir nur einen kurz aufgreifen werden, erstrebenswert.
Access this chapter
Tax calculation will be finalised at checkout
Purchases are for personal use only
Preview
Unable to display preview. Download preview PDF.
Author information
Authors and Affiliations
Rights and permissions
Copyright information
© 1989 B. G. Teubner Stuttgart
About this chapter
Cite this chapter
Kolla, R., Molitor, P., Osthof, H.G. (1989). Entwurfsebenen und Verhaltensmodelle. In: Einführung in den VLSI-Entwurf. Leitfäden und Monographien der Informatik. Vieweg+Teubner Verlag, Wiesbaden. https://doi.org/10.1007/978-3-322-93087-3_3
Download citation
DOI: https://doi.org/10.1007/978-3-322-93087-3_3
Publisher Name: Vieweg+Teubner Verlag, Wiesbaden
Print ISBN: 978-3-519-02273-2
Online ISBN: 978-3-322-93087-3
eBook Packages: Springer Book Archive