Summary
Integration of low voltage analog and logic circuits as well as high-voltage (HV) devices for operation at greater than 5 V enables Smart Power ICs used in almost any system that contains electronics. HVCMOS (High-Voltage CMOS) technologies offer much lower process cost, if compared to BCD technologies, they enable multiple HV levels on a single chip, and need less effort when scaling to smaller CMOS technology nodes or when integrating embedded non-volatile memory. In this work we propose a new 0.35 µm HVCMOS technology that can overcome the previous limitations in drive currents. It can match the low HV chip sizes (Rdson) of typical BCD processes while maintaining the low process complexity with only 2 mask level adders on top of CMOS. We also introduce a figure of merit (FOM) for comparing HV technologies. Key elements of making this newly proposed 0.35 µm HVCMOS so competitive to BCD technologies are discussed and a device lifetime of more than 10 years, operating temperatures of 150 °C and ESD robustness of 4 kV HBM and higher, as well as the integration of a highly robust embedded EEPROM/Flash technology is shown. We also provide first verification results of the scalability of the proposed 0.35 µm HVCMOS technology to 0.18 µm and beyond as well as to currents of up to 8 A.
Zusammenfassung
Die Integration von analogen und digitalen Funktionen bei immer niedrigeren Versorgungsspannungen sowie deren Kombination mit Hochvolt-Bauelementen mit Betriebsspannungen von deutlich mehr als 5 V sowie hoher Strombelastbarkeit ermöglicht den Aufbau von "Smart Power-Schaltkreisen", die in modernen elektronischen Systemen nicht mehr wegzudenken sind. HVCMOS(Hochvolt-CMOS)-Technologien ermöglichen bei – im Vergleich zu BCD-Technologien – wesentlich geringeren Herstellungskosten verschiedene HV-Spannungsebenen auf einem Chip, sie zeichnen sich auch durch leichte Skalierbarkeit aus, weiters können nichtflüchtige Speicher einfach integriert werden. In dieser Arbeit wird eine neue 0,35-μm-HVCMOS-Technologie vorgestellt, die die bisherigen Grenzen bei der Stromergiebigkeit überwindet. Es sind mit BCD vergleichbare Chip-Größen und Rdson-Werte möglich, dennoch werden nur zwei zusätzliche Masken benötigt. Es werden eine Leistungskennzahl für den Vergleich solcher Prozesse vorgestellt und die wesentlichen Erfolgsfaktoren dieser Entwicklung diskutiert. Wesentliche Wettbewerbsfaktoren sind dabei eine Lebensdauer von>zehn Jahren, Betriebstemperaturen von 150 °C und eine ESD-Festigkeit von >4 kV HBM sowie die Integration eines robusten EEPROM/Flash-Speichers. Es werden auch erste Ergebnisse der Skalierung der Bauelemente nach 0,18 μm und kleiner sowie Resultate für die Steuerung von Strömen bis zu 8 A dargestellt.
Similar content being viewed by others
References
Ballan, H., Declercq, M. (1999): High voltage devices and circuits in standard CMOS technologies. Kluwer Academic Publishers, Contributions by Bernd Gessner and Paolo D'Abiamo on automative applications are gratefully acknowledged
Baronti, F., et al. (2006): Proc. of the Design Automation and Test Conf. 2006 (DATE06)
Caywood, J. M., et al. (2000): A simple p – channel EEPROM. NVSM Workshop 2000: 119–123
Enichlmair, H., et al. (2007): Proc. of the 18th European Symp. on the Reliability of Electronic Devices, Failure Physics and Analysis, Bordeaux, France, 8–12, October 2007
Goroll, M., Pufall, R., Kanert, W., Plikat, B. (2004): Semiconductors in high temperature applications – a future trend in automotive industry. Microelectronics Reliability, 44: 1413–1417
Grasser, T., Entner, R., Enichlmair, H., Minixhofer, R. (2007): The Universality of NBTI relaxation and its implications for modeling and characterization. In: Proc. IRPS, 2007: 268–279
Grelu, C., et al. (2005): Proc. of the 2005 Int. Symp. on Power Semiconductor Devices & ICs, Santa Barbara, CA, USA
Khemka, et al. (2004): Novel FRESURF LDMOSFET Devices with Improved BVdss-Rdson. IEEE Electron Device Letters, 25 (12): 804–806
Knaipp, M., Park, J. M., Vescoli, V. (2006): Evolution of a CMOS based lateral high voltage technology concept. Microelectronics Journal 37: 243–248
Minixhofer, R., et al. (2002): Proc. European Simulation Symp. (ESS), Dresden, Germany, October 23–26, 2002
Moens, P., Bolognesi, D., Delobel, L., Villanueva, D., Hakim, H., Trinh, S. C., et al. (2002): 13T80: A 0.35 µm based system-on-chip technology for 42 V battery automoive applications. Proc. ISPSD: 225
Moscatelli, A., et al. (2000): LDMOS implementation into a 0.35 micron BCD technology. ISPSD: 323–326
Nitta, T., Yanagi, S., Miyajima, T., Furuya, K., Otsu, Y., Onoda, H., Hatasako, K. (2006): Wide voltage power device implementation in 0.25 µm SOI BiC-DMOS. Proc. ISPSD: 431
Pathak, J., et.al. (2006): Embedded Non-Volatile memory modules for low voltage and high temperature applications. NVSM Workshop: 27–30
Sonsky, J., Heringa, A. (2005): Dielectric resurf: breakdown voltage control by STI layout in standard CMOS. IEDM 2005
Udrea, F. (2006): State-of-the-art technologies and devices for high voltage ICs. Proc. ISPS: 37
Author information
Authors and Affiliations
Rights and permissions
About this article
Cite this article
Schrems, M., Knaipp, M., Enichlmair, H. et al. Scalable High Voltage CMOS technology for Smart Power and sensor applications. Elektrotech. Inftech. 125, 109–117 (2008). https://doi.org/10.1007/s00502-008-0519-y
Received:
Accepted:
Issue Date:
DOI: https://doi.org/10.1007/s00502-008-0519-y
Keywords
- Integrated circuits
- CMOS
- Smart power
- High voltage
- HV-CMOS
- Process design kits
- Device reliability
- Embedded NVM
- ESD
- Design flow